新闻中心

高级搜索
  • 10月21日, 2020年
    DesignWare IP为基于GF 12LP+解决方案的云计算和边缘AI SoC提供显著的性能和功耗优势

    新思科技与GLOBALFOUNDRIES®(GF®)开展合作,开发用于GF的12LP+ FinFET解决方案的广泛DesignWare® IP产品组合,包括USB4/3.2/DPTX/3.0/2.0、PCIe 5.0/4.0/2.1、Die-to-Die HBI以及112G USR/XSR、112G Ethernet、DDR5/4、LPDDR5/4/4X、MIPI M-PHY、模拟到数字转换器和一次性可编程(OTP)非易失性存储器(NVM)IP。DesignWare IP核经过优化,可满足GF12LP+解决方案中云计算和AI芯片对高带宽内存吞吐量和可靠高性能连接的需求。此次合作标志着两家公司之间长期成功合作的又一重要里程碑。

  • 10月15日, 2020年
    DesignWare ARC EM22FS功能安全处理器IP核满足ASIL D随机和系统合规性,将加快汽车SoC级认证

    新思科技宣布DesignWare® ARC® EM22FS功能安全处理器已获得认证,完全符合ISO 26262汽车安全完整性等级(ASIL) D级标准,满足随机硬件故障检测和系统功能安全开发流程要求。完全符合标准意味着客户能够基于此加速其对于汽车安全极为重要的SoC的开发和评估,以符合ISO 26262标准的随机性和系统性要求。

  • 10月13日, 2020年
    集成的DSP增强型ARC处理器支持在新一代耳机中部署高级声音处理功能

    DSP集团选用DesignWare ARC EM5D处理器,是看重其高效的控制和信号处理能力.DSP集团的DBMC2-TWS将强大的混合ANC处理和高级音频功能集成于单个紧凑的低功耗设备.用户可对可扩展的DSP增强型ARC EM处理器系列进行量身定制,以实现性能、功耗和面积的最佳平衡.

  • 9月24日, 2020年
    经验证的56G以太网PHY具有灵活的数据速率,低延迟以及真正长距传输性能

    重点: Chelsio选择新思科技的DesignWare 56G以太网PHY IP核来加速其针对智能网卡和服务器应用的高速以太网适配器的开发 具有优化Floorplan的DesignWare...

  • 8月12日, 2020年
    DesignWare DDR IP以包括7纳米在内的多种硅工艺,为计算密集型人工智能应用提供高性能内存接口

    新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布,NVIDIA的网络业务部门Mellanox将采用经验证的DesignWare® DDR5/4 PHY IP核,以满足其针对高性能计算和人工智能应用的InfiniBand网络芯片不断变化的内存需求。高质量DesignWare DDR PHY IP核为NVIDIA提供无与伦比的性能、延迟和电源效率。DDR PHY支持DDR5/4的每个通道多个DIMM,满足NVIDIA的网络数据速率和内存容量要求。基于固件的现场可升级训练可提高通道的稳定性和可靠性,并且有助于算法更新,从而降低采用新内存协议的风险。

每页显示 5102550100