新闻中心

高级搜索
  • 5月06日, 2019年
    新思科技用于台积公司7奈米FinFET制程技术的DesignWare IP获得超过250个设计的选用 (Design Wins,)经验证的介面、类比和基础 IP,协助客户在各式应用中实现矽晶设计成功。

    重点摘要:应用于台积公司7奈米FinFET制程技术、通过矽晶验证(silicon-proven)的 DesignWare PHY IP 包括 USB、DDR、LPDDR、HBM、PCI Express、MIPI、DisplayPort 和乙太网路。
    在7奈米制程中成功完成 DesignWare 逻辑库(Logic Libraries)与嵌入式记忆体(Embedded Memories)的客户投片(customer tapeouts),展现了高品质,也降低了整合风险。
    用于台积公司7奈米制程技术的 DesignWare IP 组合能让半导体领导厂商在行动、云端运算和汽车应用上达成矽晶设计成功。

  • 4月08日, 2019年
    新的embARC机器学习推理软件库针对使用卷积神经网络和递归神经网络的低功耗物联网应用进行了优化

    新的embARC机器学习推理(MLI)软件库针对使用卷积神经网络(CNN)和递归神经网络(RNN)的低功耗物联网应用进行了优化。

  • 4月03日, 2019年
    将新思科技ARC EM处理器与博码物联经过硅验证的射频收发器相整合,加快开发LTE Cat NB2 SoC

    高效NB-IoT调制解调器解决方案,整合了超低功耗新思科技DesignWare ARC EM9D 处理器IP,以及NB-IoT标准基带和协议堆栈,提供可迅速适应软件标准不断演化的调制解调器。博码物联的LTE Cat NB1/NB2 Rel.14射频收发器已通过40nm工艺硅验证,支持所有NB-IoT标准的高低频段。

  • 4月02日, 2019年
    保护嵌入式系统免受不断演变的威胁侵扰,支持为高性能应用程序创建安全隔离的环境。

    针对ARC HS3x和HS4x处理器的全新增强安全套件支持在高性能嵌入式应用程序中创建安全的环境。
    提供数据完整性保护,检测故障注入攻击,帮助防止黑客绕过安全启动检查。
    多个特权等级和基于MPU的访问控制隔离应用程序,使SoC不易受到攻击。
    集成看门狗定时器可检测因篡改而导致的故障并使系统恢复正常。

  • 3月22日, 2019年
    针对USB内置覆盖率、验证计划、协议层调试和源码测试套件的原生态SystemVerilog VIP

    新思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)近日宣布推出业界首个子系统验证解决方案验证IP(VIP)和UVM源代码测试套件,以支持最新的USB4规范。USB4包括使用现有USB Type-C™连接器的双通道操作,该连接器可以通过新的认证电缆传输高达40Gbps数据。USB4还支持Thunderbolt™ 3,并扩展了USB功能以包括新的显示功能。

每页显示 5102550100