新闻中心

Synopsys宣布即刻提供多协议DesignWare Enterprise 12G PHY IP

February 18, 2014

在高端网络和计算应用中的高性能PHYIP,它可支持1.25 Gbps至12.5 Gbps的吞吐量并能使其功耗降低多达20%

美国加利福尼亚州山景城,2014年1月28日

亮点:

  • 支持1.25 Gbps至12.5 Gbps的数据速率,覆盖多种协议,包括PCI Express® 3.0、SATA 6G、10GBASE-KR、10GBASE-KX4、1000BASE-KX、CEI-6G/11G、SGMII、QSGMII、SFF-8431、CPRI、OBSAI以及JESD204B
  • 在一个高性能的模拟前端支持下,通过有损耗的背板和端口侧接口也能实现优异的信号完整性
  • 借助对L1子状态的支持、新颖的发射器设计、DFE旁路和半速率架构,能够实现比竞争性解决方案低出多达20%的工作与待机功耗
  • 自带扩频时钟的不同的参考时钟(SRIS)、参考时钟共享和片上测试功能,改善了系统设计和效率
     

为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球领先供应商新思科技公司(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)日前宣布:其多协议DesignWare® Enterprise 12G PHY IP正式上市,该物理层知识产权(PHY IP)将使多样化的高端网络和计算应用在功耗降低的同时提升了性能。DesignWare Enterprise 12G PHY是专门为应对设计师们所面临的不断增长的性能/功耗平衡挑战而设计,它使设计师能够轻松地将各种企业级通信协议集成到他们的系统级芯片(SoC)上,包括PCI Express 3.0、SATA 6G、10GBASE-KR、10GBASE-KX4 (XAUI)、1000BASE-KX、CEI-6G/11G、SGMII、QSGMII、SFF-8431、CPRI、OBSAI和JESD204B等,,而使这些SoC具有比竞争性解决方案更高的性能同时功耗降低多达20%。

DesignWare Enterprise 12G PHY包括架构性的创新,以明显地降低企业应用SoC的功耗。这种高性能模拟前端集成了在工作和待机两种运行模式中的省电功能。该混合发送驱动器支持低功耗电压模式和高摆幅电流模式,以及其它的可降低功耗的特性,如在驱动和决策反馈均衡(DFE)旁路模式下的L1子状态、可选的I/ O电源。

高性能的DesignWare Enterprise 12G PHY支持从芯片到芯片、背板和端口侧接口来确保复杂的系统集成。灵活的时钟倍增器单元(CMU)包括多个锁相环(PLL),以便在包括老式系统这样要求最严苛的应用中,穿过长而有损耗的背板传输从1.25 Gbps到12.5 Gbps的高质量数据。该模拟前端包括5级DFE(5-tap DFE)、连续时间线性均衡(CTLE)和前馈均衡(FFE),并带有先进的算法用于启动和任务模式适应,以在高吞吐量通信通道中提升信号完整性。其带有诸如参考时钟转发和PCI Express聚集及二分等先进功能的多通道架构,为设计师提供了一种用于各种高速SoC的灵活的、可扩展的PHY IP解决方案。

"作为一家加入PCI-SIG超过10年的成员,Synopsys在开发PCIe 技术方面已经扮演了一种重要的角色,"PCI-SIG主席兼总裁Al Yanes表示:"其对PCIe 3.0架构的支持有助于使PCI Express生态系统的不断成功。"

"根据数据中心和云处计算的最新趋势,在诸如软件定义联网和低功耗微服务器中,系统架构师正越来越多地在单个SoC中实现多个高带宽通讯协议,"Synopsys公司IP和系统市场副总裁John Koeter评论道:"通过在我们多样化的数据中心IP产品组合中增加DesignWare Enterprise 12G PHY IP,我们能够帮助设计师更好地处理全新云计算架构中的性能和功耗问题。"

供货

采用28纳米工艺技术的DesignWare Enterprise 12G PHY IP已经开始供货,采用14/16纳米FinFET工艺技术的IP正在开发。Synopsys面向数据中心的DesignWare IP产品组合还包括用于40G/10G/1G以太网、DDR4/3、PCI Express 3.0/2.0、USB 3.0/2.0、SATA 6G和ARM® AMBA® AXI4™和 AMBA 3连接器的解决方案,逻辑库与嵌入式存储器;以及Synopsys ARC®处理器,上述所有的产品现在都已可供货。

新思科技(Synopsys)是一家为各种SoC设计提供高质量并经硅验证IP解决方案的领先供应商,其丰富的DesignWare IP产品系列包括完整的接口IP解决方案,如支持多个广泛应用的协议的控制器、物理层IP(PHY)和验证IP,模拟IP,各种嵌入式存储器,逻辑库,处理器内核和子系统。为了支持软件开发及IP的软硬件集成,Synopsys还为其多种IP产品提供驱动器、事务级模型和原型。Synopsys的 HAPS®基于FPGA的原型解决方案支持在系统环境中验证IP和SoC。Synopsys的Virtualizer虚拟原型工具箱使开发人员能够比传统方法提前很多就开始为IP或者整个SoC开发软件。凭借一种稳健的IP开发方法学,以及在质量、IP原型、软件开发及综合性技术支持等领域内的大力投入,Synopsys使设计师能够加快产品的上市并减小集成风险。如需更多有关DesignWare IP的信息,请访问:http://www.synopsys.com/designware

关于新思科技

Synopsys加速了全球电子市场中的创新。作为电子设计自动化(EDA)和半导体IP领域内的一位领导者,其软件、IP和服务帮助工程师应对设计、验证、系统和制造中的各种挑战。自1986年以来,全世界的工程师使用Synopsys的技术已经设计和创造了数十亿个芯片和系统。更多信息,请访问: http://www.synopsys.com

###

Synopsys is a registered trademark, and Discovery is a trademark, of Synopsys, Inc. All other trademarks or registered trademarks mentioned in this release are the intellectual property of their respective owners.

媒体联络:
Monica Marmie
Synopsys, Inc.
650-584-2890
monical@synopsys.com

鲍志伟 新思科技北京代表处
010-59860652
zwbao@synopsys.com