新闻中心

高级搜索
  • 10月23日, 2019年
    配备深度神经网络加速器的DesignWare ARC EV7x视觉处理器为人工智能密集型边缘应用带来超过4倍的性能提升。

    Synopsys全新的DesignWare® ARC® EV7x嵌入式视觉处理器系列,配备深度神经网络(DNN)加速器,适用于机器学习和人工智能(AI)边缘应用。ARC EV7x视觉处理器集成了多达四个增强视觉处理单元(VPU)和一个DNN加速器(最多拥有14080个MAC),典型条件下可在16纳米FinFET工艺技术中提供高达35 TOPS的性能,是ARC EV6x处理器的4倍。

  • 9月18日, 2019年
    Designware CXL IP核为人工智能、内存扩展和云计算应用提供低延迟和高带宽

    完整的Designware CXL IP核解决方案建立在新思科技硅验证PCI Express 5.0 IP的基础上,降低了设备和主机应用的集成风险。512位CXL控制器支持高效x16链路,以获得最大带宽和极低延迟,硅验证的32 GT/s PHY允许在长距离应用中PVT变化范围内有超过36分贝的信道损耗,符合CXL标准的VC验证IP可验证所有链路配置(最多16通道和32 GT/s数据速率)的I/O、内存访问和一致性协议功能。新思科技CXL控制器、PHY和验证IP解决方案符合CXL 1.1规范,支持所有必需的CXL协议和设备类型。

  • 6月27日, 2019年
    高质量DesignWare接口和模拟IP经过优化,可在人工智能、云计算和移动芯片中实现高性能和低功耗

    新思科技与GLOBALFOUNDRIES合作,针对GF的12纳米领先性能(12LP) FinFET工艺技术,开发覆盖面广泛的DesignWare® IP组合,包括多协议25G、USB 3.0和2.0、PCI Express® 2.0、DDR4、LPDDR4/4X、MIPI D-PHY、SD-eMMC和ADC/DAC转换器。新思科技基于GF 12LP工艺的DesignWare IP使设计人员能够借助GF的12LP技术,在其人工智能(AI)、云计算、移动和消费片上系统(SoC)中实现最新的接口和模拟IP解决方案。

  • 6月26日, 2019年
    持续致力于开发高质量的DesignWare IP,降低芯片设计风险并加快上市时间

    新思科技的IP质量管理体系(QMS)满足ISO 9001:2015认证所需的实施、文件和程序,确保其IP开发过程持续保持高质量,认证适用于新思科技全球所有DesignWare逻辑库、嵌入式存储器、接口、处理器和安全IP产品开发场所,新思科技的DesignWare IP质量管理体系执行IATF 16949标准的适用条款,以支持其他严格的汽车质量要求。

  • 6月24日, 2019年
    新思科技设计和验证平台以及DesignWare接口IP使PPA得到优化,并使智能手机、笔记本电脑和其他移动设备更快地进入市场。

    重点: 新思科技Fusion Design Platform为Arm处理器提供了优化的PPA,促进了更快的设计实现。新思科技解决方案支持使用了Arm最新处理器的智能手机、笔记本电脑、其他移动设备、5G、增强现实(AR)和机器学习(ML)产品的优化设计,该解决方案包括新思科技Fusion Design Platform™、Verification Continuum™平台和DesignWare®接口IP。此外,新思科技Cortex-A77和Cortex-A55 QuickStart设计实现套件(QIK)也已上市,适用于7nm工艺技术,采用了Arm Artisan®物理IP和POP™ IP,来加速上市时间,实现最佳功耗、性能和面积(PPA)。

每页显示 5102550100