Su | Mo | Tu | We | Th | Fr | Sa |
---|---|---|---|---|---|---|
Su | Mo | Tu | We | Th | Fr | Sa |
---|---|---|---|---|---|---|
摘要: 新思科技1.6T以太网IP整体解决方案现已上市并被多家客户采用,与现有实现方案相比,其互连功耗最多可降低50%;...
完整的DesignWare Die-to-Die控制器和PHY IP核解决方案可大幅提升性能,从而在高性能计算、AI和网络SoC中实现裸晶芯片间的高效连接。
新思科技近日宣布,深圳大普微电子科技有限公司(DapuStor)使用新思科技经过硅验证的DesignWare®基础和接口IP产品组合,成功实现了其Nida5 企业级固态硬盘(SSD)和DPU600(SoC)的批量生产。新思科技的DesignWare IP协助DapuStor达成数据中心系统所需的性能、功耗和面积,并在新思技术专家的快速响应支持下加快了设计进度。
全面运算为中心的解决方案集成了新思科技的设计、验证和IP产品组合,助力高端消费设备实现更优性能功耗比 加利福尼亚州山景城2021年6月2日...
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布完成对10G至800G数据速率的以太网数字控制器IP核公司MorethanIP的收购。
新思科技推出DesignWare tRoot™硬件安全模块(HSM)和ARC® SEM130FS功能及信息安全处理器IP解决方案,两者均集成功能安全特性,可加速汽车片上系统 (SoC) 的ISO 26262认证。
借助此项收购,新思科技将能提供完整的以太网IP解决方案,包括应用于200G/400G和800G高性能计算SoC的MAC、PCS和112G PHY。
DesignWare处理器IP核的集成助力京瓷公司实现超级分辨率图像处理SoC一次流片成功 加州山景城2021年3月26日 /美通社/ -- 要点:...
新思科技和Socionext(索喜科技)今日宣布扩展双方合作,基于新思科技的DesignWare® IP组合,Socionext还将使用新思科技的HBM2E IP,以在人工智能和高性能计算(HPC))应用中实现最大的内存吞吐量。新思科技的HBM2E IP运行速度为3.6Gbps,能够满足Socionext创新AI引擎和加速器片上系统(SoC)对于容量、功耗和计算性能的严苛要求。新思科技的IP提供了高效的异构集成和最短的2.5D中介层封装连接。
要点: 新思科技作为IBM AI硬件研究中心的首席EDA和IP合作伙伴,与IBM开展的独特合作已经实现硅验证和性能的极大改进...
CXL 2.0 VIP解决方案具备内置覆盖率分析、验证计划、内存感知调试和性能分析等的功能 加利福尼亚山景城2020年12月18日 /美通社/ -- 新思科技(Synopsys,...
新思科技与英特尔开展合作,以实现新思科技用于PCI Express 5.0系统(PCIe 5.0)的DesignWare控制器和PHY IP与英特尔未来Xeon可扩展处理器之间的成功系统级互操作性。全系统互操作性是新思科技和英特尔持续合作中的一个重要里程碑,可让整个产业生态系统放心使用两家公司的成熟技术,以加速开发其在高性能计算和人工智能应用中基于PCIe 5.0的产品。新思科技用于PCIe 5.0 的DesignWare IP已获得各主要市场领域客户100多次的采用和验证,与业界其他解决方案相比,可提供最低的延迟和最高的吞吐量IP。
新思科技与Nestwave达成合作,将Nestwave的软核GPS导航IP与新思科技的DesignWare® ARC®物联网通信IP子系统相结合,形成一个完整的低功耗全球导航卫星系统(GNSS)解决方案,并集成到物联网调制解调器中。这项合作将为设计人员提供高效节能、高精度的GPS解决方案,适用于以电池供电的设备,且无需购买专用的GNSS芯片。
新思科技宣布其 DesignWare® CXL 控制器 IP 现已支持 AMBA® CXS 协议,能够高效接入最新的、具有高度可扩展性的 Arm® Neoverse™ 相干网状网络,从而为一系列高性能计算、数据中心和网络片上系统 (SoC) 提供优化的多芯片 IP 堆栈。 DesignWare CXL IP 支持 AMBA CXS 协议,以实现与可扩展 Arm Neoverse 相干网状网络的无缝集成。新思科技 CXL IP 以 32GT/s 的速度运行,数据宽度为 512 位,支持所有必需的 CXL 协议和设备类型,以满足具体应用要求。该业内首款 CXL IP 整体解决方案包含可配置的控制器、采用 FinFET 工艺的 32GT/s PHY 以及验证 IP。
新思科技与SiMa.ai开展合作,将其机器学习推理技术大规模引入嵌入式边缘设备。通过此次协作,SiMa.ai采用新思科技的DesignWare® IP、Verification Continuum®平台和Fusion Design Platform™进行MLSoC™开发。MLSoC是针对自动驾驶、监控和机器人等特殊计算机视觉应用而专门设计的平台。
新思科技与GLOBALFOUNDRIES®(GF®)开展合作,开发用于GF的12LP+ FinFET解决方案的广泛DesignWare® IP产品组合,包括USB4/3.2/DPTX/3.0/2.0、PCIe 5.0/4.0/2.1、Die-to-Die HBI以及112G USR/XSR、112G Ethernet、DDR5/4、LPDDR5/4/4X、MIPI M-PHY、模拟到数字转换器和一次性可编程(OTP)非易失性存储器(NVM)IP。DesignWare IP核经过优化,可满足GF12LP+解决方案中云计算和AI芯片对高带宽内存吞吐量和可靠高性能连接的需求。此次合作标志着两家公司之间长期成功合作的又一重要里程碑。
新思科技宣布DesignWare® ARC® EM22FS功能安全处理器已获得认证,完全符合ISO 26262汽车安全完整性等级(ASIL) D级标准,满足随机硬件故障检测和系统功能安全开发流程要求。完全符合标准意味着客户能够基于此加速其对于汽车安全极为重要的SoC的开发和评估,以符合ISO 26262标准的随机性和系统性要求。
DSP集团选用DesignWare ARC EM5D处理器,是看重其高效的控制和信号处理能力.DSP集团的DBMC2-TWS将强大的混合ANC处理和高级音频功能集成于单个紧凑的低功耗设备.用户可对可扩展的DSP增强型ARC EM处理器系列进行量身定制,以实现性能、功耗和面积的最佳平衡.
重点: Chelsio选择新思科技的DesignWare 56G以太网PHY IP核来加速其针对智能网卡和服务器应用的高速以太网适配器的开发 具有优化Floorplan的DesignWare...
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布,NVIDIA的网络业务部门Mellanox将采用经验证的DesignWare® DDR5/4 PHY IP核,以满足其针对高性能计算和人工智能应用的InfiniBand网络芯片不断变化的内存需求。高质量DesignWare DDR PHY IP核为NVIDIA提供无与伦比的性能、延迟和电源效率。DDR PHY支持DDR5/4的每个通道多个DIMM,满足NVIDIA的网络数据速率和内存容量要求。基于固件的现场可升级训练可提高通道的稳定性和可靠性,并且有助于算法更新,从而降低采用新内存协议的风险。
enstorrent通过采用新思科技的DesignWare®PCI Express (PCIe) 4.0控制器与PHY、ARC® HS48处理器和LPDDR4控制器IP,一次性完成其Graysull AI处理器芯片的硅晶设计。利用经过硅验证的DesignWare IP产品组合,Tenstorrent能够快速满足其用于高性能计算应用的动态AI处理器芯片的关键实时连接和特殊处理要求。Tenstorrent还与新思科技的专家技术支持团队合作,简化IP核集成并显著加快设计进度。
摘要 瓴盛科技采用新思科技广泛的DesignWare IP核组合来降低风险并加快新一代移动芯片组上市 用于USB、MIPI和DDR的高品质DesignWare...
新思科技DesignWare®真随机数发生器(TRNG) IP已通过美国国家标准与技术研究院(NIST)密码算法验证体系(CAVP)的验证,为客户终端产品获得低风险联邦信息处理标准(FIPS) 140-3认证铺平道路。新思科技的标准化TRNG IP帮助保护设备及其与其他设备或云的连接。TRNG IP提供对于加密、身份验证、平台安全和高度安全通信而言至关重要的高熵随机数。集成DesignWare TRNG IP可加速FIPS 140-3、通用标准和其他认证,降低物联网、汽车和云通信等的片上系统(SoC)设计风险,并缩短上市时间。
新思科技宣布推出业界首款完整的DesignWare® USB4™ IP 解决方案,该解决方案由控制器、路由器、PHY和验证IP组成。DesignWare USB4 IP的最高传输速度为40 Gbps,是USB3.2的最高数据传输率的两倍,并可向下兼容USB 3.x和USB2.0系统。DesignWare USB4 IP支持多个高速接口协议,包括USB4、DisplayPort 1.4a TX、PCI Express和Thunderbolt 3,通过一根USB Type-C®数据线即可实现高效的数据传输、高清视频传输,还可以提供电源。
新思科技与Arm携手合作,帮助Arm包括Arm® Cortex®-A78和Cortex-X1 CPU,以及Mali™-G78 GPU在内最新移动处理器IP的早期采用者,成功实现优化型片上系统(SoC)的流片。