新闻中心

以下新思科技新闻稿按照时间顺序排列。请使用下方工具凭年份、分类和关键词搜索新闻稿。为了其他搜索选项,请使用高级搜索。

高级搜索
  • 1月14日, 2019年
    经硅验证的DesignWare IP for PCI Express 4.0实现16 GT/s数据传输速率,满足人工智能推理输出要求

    Habana Labs 已使用DesignWare®控制器和 PHY IP Solutions for PCI Express® 4.0 实现了其 Goya™ 推理处理器片上系统(SoC)一次投片成功。经硅验证的IP运行数据速率为16 GT/s,支持 PCI Express 4.0 规格的所有关键特性,并兼容 PCI Express 3.0,让 Habana Labs 满足了其人工智能(AI)芯片所需的实时数据连接性。

  • 12月19日, 2018年
    各种制造挑战以及对超低功耗的需求,促使 Liberty 和互连技术标准进一步丰富

    Liberty为超低功耗应用扩展了最佳质量设计,扩展寄生参数提取建模,用于先进的过程和设备技术。与技术创新者合作,推动2nm及以下流程的建模标准。技术顾问委员会包括Arm,NVIDIA,Qualcomm,TSMC等。

  • 12月10日, 2018年
    双方合作旨在减少亚3nm工艺中的寄生变异。

    通过功能强大的QuickCap NX 3D场解算器接口,实现有重点的实验,缩短周转时间
    对寄生变化的延迟敏感度进行创新建模,精确到用户指定的目标范围内
    持续合作,推动2nm工艺的发展

  • 11月06日, 2018年
    Design Compiler NXT将运行时间缩短2倍,QoR提高5%,并支持5nm及更先进的工艺节点

    重点: Design Compiler...

  • 11月06日, 2018年
    全新 RTL-to-GDSII 产品通过Fusion of Synthesis 和布局布线重新定义 IC 设计

    重点: Fusion Compiler 是业界唯一的 RTL-to-GDSII 产品,采用统一、可扩展的数据模型,搭载同类最佳优化引擎,以及基于业界 golden signoff 工具的分析能力。

  • 10月30日, 2018年
    DesignWare STAR 存储器系统利用新算法减少基于嵌入式 MRAM 的设计缺陷以实现制造产量最大化

    美国加利福尼亚山景城,2018 年 10 月 30 日-- 亮点: DesignWare STAR 存储器系统的嵌入式 MRAM...

  • 10月29日, 2018年
    SpyGlass DFT ADV指导设计变更以提升ISO 26262指标

    美国加利福尼亚山景城,2018 年 10 月 29 日-- 亮点: SpyGlass DFT ADV 根据软错误产生的影响,计算I SO 26262 单点故障指标(SPFM) RTL...

  • 10月26日, 2018年
    报告剖析了 120 家企业在过去 10 年的软件安全计划突出了云转型的影响和软件安全社区的发展。

    美国加利福尼亚州山景城,2018 年 10 月 26 日 -- 新思科技公司 (Synopsys, Nasdaq: SNPS)...

  • 10月24日, 2018年
    全新 DesignWare 存储器接口 IP 适用于人工智能、汽车和移动设备芯片。

    重点: 业界首款 LPDDR5 控制器、PHY、验证 IP 解决方案,支持高达 6400 Mbps 的数据速率,面积减少40% 以上。 完整的 DDR5 IP 解决方案支持高达 4800 Mbps...

  • 10月23日, 2018年
    新平台将模拟电路仿真速度提高 3 倍,并通过新型 Fusion 技术加速 AMS 设计。

    重点: FineSim SPICE 2018.09 将模拟电路运行速度提高 3 倍,增加 RF 分析功能。 Custom Compiler 的 Extraction Fusion 与 StarRC 提供早期寄生参数,实现精确前仿真。

每页显示 5102550100