新闻中心

以下新思科技新闻稿按照时间顺序排列。请使用下方工具凭年份、分类和关键词搜索新闻稿。为了其他搜索选项,请使用高级搜索。

高级搜索
  • 8月24日, 2020年
    多学科解决方案可实现跨电力电子设备进行更早、更高效和可扩展的开发,以进行软件开发和测试

    新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布推出业界最全面虚拟原型解决方案用于开发电动汽车电子硬件和软件。虚拟原型解决方案使开发者能够更早地启动开发工作,提高开发效率,并迅速对电动汽车电子系统进行规模验证。该解决方案采用了新思科技虚拟原型技术,包括为电动车需求量身定制的SaberRD、Virtualizer、Silver和TestWeaver ...

  • 8月21日, 2020年

    中国领先的验证解决方案和验证服务提供商芯华章科技股份有限公司采用了新思科技的ZeBu® Server 仿真和HAPS®原型设计系统来提供基于云的先进验证服务。芯华章之所以选择ZeBu和HAPS,是看中了其性能、可靠性和容量可以助力芯片设计公司更好的设计5G、人工智能和高性能计算芯片。

  • 8月12日, 2020年
    DesignWare DDR IP以包括7纳米在内的多种硅工艺,为计算密集型人工智能应用提供高性能内存接口

    新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布,NVIDIA的网络业务部门Mellanox将采用经验证的DesignWare® DDR5/4 PHY IP核,以满足其针对高性能计算和人工智能应用的InfiniBand网络芯片不断变化的内存需求。高质量DesignWare DDR PHY IP核为NVIDIA提供无与伦比的性能、延迟和电源效率。DDR PHY支持DDR5/4的每个通道多个DIMM,满足NVIDIA的网络数据速率和内存容量要求。基于固件的现场可升级训练可提高通道的稳定性和可靠性,并且有助于算法更新,从而降低采用新内存协议的风险。

  • 8月11日, 2020年
    独特的平台可为2.5D/3D封装设计与实现提供自动化和可视化,并且优化了功率、热量和噪声感知

    新思科技近日推出其3DIC Compiler平台,转变了复杂的2.5和3D多裸晶芯片系统的设计与集成。该平台提供一个前所未有的完全集成、高性能且易于使用的环境,可集架构探究、设计、实现和signoff于一体,并且优化了信号、功率和热完整性。凭借3DIC Compiler,IC设计和封装团队能够实现无与伦比的多裸晶芯片集成、协同设计和更快的收敛。

  • 8月05日, 2020年
    该系统将软件开发流程缩短了两个多月

    富士施乐有限公司(Fuji Xerox Co., Ltd.),已部署新思科技的ZeBu®服务器硬件仿真系统,以实现其新一代多功能打印机SoC芯片的软件开发和性能调优。可扩展的高性能ZeBu系统可与新思科技的Virtualizer™虚拟原型、VCS®仿真和Verdi®调试进行集成,通过使用该系统,富士施乐能够加快真实系统测试和软件开发。

每页显示 5102550100