新闻中心

以下新思科技新闻稿按照时间顺序排列。请使用下方工具凭年份、分类和关键词搜索新闻稿。为了其他搜索选项,请使用高级搜索。

高级搜索
  • 11月19日, 2020年
    创新AI硬件设计技术加快第二代7nm Colossus IPU上市

    新思科技宣布,其行业领先的IC Compiler™ II布局布线解决方案成功协助Graphcore实现第二代Colossus MK2 GC200智能处理单元(IPU)硅晶设计的一次性成功。该IPU该芯片设计包含594亿个晶体管,并采用业界7nm先进工艺技术。Graphcore利用新思科技IC Compiler II针对AI硬件设计的超高容量架构和创新技术,加速了其大规模AI处理器的实现。新思科技的RTL-to-GDS流程与最先进的功耗优化能力,以及PrimeTime®延迟计算器等嵌入式黄金签核技术,为Graphcore设计团队提供了优越的PPA和最快的设计收敛时间。

  • 11月18日, 2020年
    全面的设计和分析功能可通过三星多裸晶芯片集成,延续SoC摩尔定律

    新思科技(Synopsys,纳斯达克股票代码:SNPS)近日宣布,其3DIC...

  • 11月17日, 2020年
    SaberEXP为早期电源系统设计提供最快的收敛,并可无缝导出到高精度系统验证工具

    新思科技推出业界最全面的虚拟原型解决方案,以加速电力电子系统从概念到电子部件验证再到大型复杂系统的设计速度。SaberEXP作为该解决方案的一部分,可为电源设备(如电源转换器和电机驱动器)早期设计提供快速的仿真收敛和更高的生产力,并可向新思科技面向高精度大型系统设计行业领先的电力电子工具SaberRD提供无缝输出流程。

  • 11月10日, 2020年
    软件安全构建成熟度模型第十一个版本反映了企业如何调整其软件安全计划以支持现代软件开发范例

    新思科技发布其最新版本的软件安全构建成熟度模型(BSIMM)——BSIMM11。该模型旨在帮助企业规划、执行、评估和完善其软件安全计划(SSI)。BSIMM11反应了观察到的130家公司的软件安全活动,覆盖多个垂直行业,包括金融服务、金融科技、独立软件供应商(ISV)、云、医疗保健、物联网、保险及零售等。BSIMM11描述了8,457名软件安全专家的工作成果,这些成果对超过49万名开发人员有指导作用。

  • 11月06日, 2020年

    新思科技连续10年荣获台积公司介面IP和设计工具支持“开放创新平台合作伙伴奖”奖项。在介面IP领域的协同合作、3奈米设计基础架构的联合开发、3DIC设计生产率解决方案以及高度可扩展的云上时序签核受到肯定。

  • 11月02日, 2020年
    新思科技的ARC物联网通信IP子系统与Nestwave的地理定位IP相结合,无需使用专门的定位芯片组

    新思科技与Nestwave达成合作,将Nestwave的软核GPS导航IP与新思科技的DesignWare® ARC®物联网通信IP子系统相结合,形成一个完整的低功耗全球导航卫星系统(GNSS)解决方案,并集成到物联网调制解调器中。这项合作将为设计人员提供高效节能、高精度的GPS解决方案,适用于以电池供电的设备,且无需购买专用的GNSS芯片。

  • 10月30日, 2020年
    该数据分析驱动型平台可实现性能、可靠性、功能安全性和保密性方面的极大改进

    新思科技推出业界首个以数据分析驱动的硅生命周期管理(SLM)平台,能够实现对SoC从设计阶段到最终用户部署的全生命周期优化,此举旨在扩大公司在整个设计生命周期中的行业领导地位。SLM平台与新思科技市场领先的Fusion Design(融合设计)工具紧密结合,将在整个芯片生命周期提供关键性能、可靠性和安全性方面的深入分析。这将为SoC团队及其客户带来全新高度的视角,提升其在设备和系统生命周期的每个阶段实现优化操作的能力。

  • 10月28日, 2020年
    高带宽 IP 解决方案将 CXL 能力扩展至基于 Arm 的多处理器核心设计

    新思科技宣布其 DesignWare® CXL 控制器 IP 现已支持 AMBA® CXS 协议,能够高效接入最新的、具有高度可扩展性的 Arm® Neoverse™ 相干网状网络,从而为一系列高性能计算、数据中心和网络片上系统 (SoC) 提供优化的多芯片 IP 堆栈。 DesignWare CXL IP 支持 AMBA CXS 协议,以实现与可扩展 Arm Neoverse 相干网状网络的无缝集成。新思科技 CXL IP 以 32GT/s 的速度运行,数据宽度为 512 位,支持所有必需的 CXL 协议和设备类型,以满足具体应用要求。该业内首款 CXL IP 整体解决方案包含可配置的控制器、采用 FinFET 工艺的 32GT/s PHY 以及验证 IP。

  • 10月27日, 2020年
    此次合作将利用新思科技DesignWare IP、Verification Continuum和Fusion Design解决方案加速SiMa.ai MLSoC 平台的开发

    新思科技与SiMa.ai开展合作,将其机器学习推理技术大规模引入嵌入式边缘设备。通过此次协作,SiMa.ai采用新思科技的DesignWare® IP、Verification Continuum®平台和Fusion Design Platform™进行MLSoC™开发。MLSoC是针对自动驾驶、监控和机器人等特殊计算机视觉应用而专门设计的平台。

  • 10月21日, 2020年
    DesignWare IP为基于GF 12LP+解决方案的云计算和边缘AI SoC提供显著的性能和功耗优势

    新思科技与GLOBALFOUNDRIES®(GF®)开展合作,开发用于GF的12LP+ FinFET解决方案的广泛DesignWare® IP产品组合,包括USB4/3.2/DPTX/3.0/2.0、PCIe 5.0/4.0/2.1、Die-to-Die HBI以及112G USR/XSR、112G Ethernet、DDR5/4、LPDDR5/4/4X、MIPI M-PHY、模拟到数字转换器和一次性可编程(OTP)非易失性存储器(NVM)IP。DesignWare IP核经过优化,可满足GF12LP+解决方案中云计算和AI芯片对高带宽内存吞吐量和可靠高性能连接的需求。此次合作标志着两家公司之间长期成功合作的又一重要里程碑。

每页显示 5102550100