以下新思科技新闻稿按照时间顺序排列。请使用下方工具凭年份、分类和关键词搜索新闻稿。为了其他搜索选项,请使用高级搜索。
Su | Mo | Tu | We | Th | Fr | Sa |
---|---|---|---|---|---|---|
Su | Mo | Tu | We | Th | Fr | Sa |
---|---|---|---|---|---|---|
重点: 基于7nm工艺技术的控制器和PHY IP具有丰富的产品组合,包括LPDDR4X、MIPI CSI-2、D-PHY、PCI Express 4.0以及安全IP。 IP解决方案支持TSMC...
2018年9月19日,中国 北京 ——新思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)今日宣布,新思科技战略项目副总裁Chekib...
重点 LG选择具有HDCP 2.3内容保护功能的DesignWare HDMI 2.1控制器IP,在其新款多媒体芯片中实现安全、高质量的数字视频和音频链路 符合标准的HDMI 2.1...
MOUNTAIN VIEW, Calif. and LONDON, Sept. 11, 2018 -- 重点 具有信任根的DesignWare tRoot HSM IP为设计人员提供可信赖的执行环境,能够保护敏感信息和数据处理...
美国加利福尼亚山景城,2018 年 9 月 10 日-- 摘要: 最新的 HPC Design Kit 包括了为 DesignWare EV6x 嵌入式视觉处理器 IP...
2018年9月6日,中国 北京 —— 新思科技(Synopsys, Inc.,纳斯达克股票市场代码: SNPS)宣布,推出一种基于人工智能 (AI)...
加利福尼亚州山景城,2018年9月5日 --...
2018年8月17日,中国 北京——新思科技(Synopsys, Inc.,纳斯达克股票市场代码: SNPS...
要点: 采用新思科技Sentaurus、Process Explorer、StarRC、SiliconSmart、PrimeTime和IC Compiler II,DTCO方法学降低了先进半导体工艺开发的成本,并加快了上市速度。
DesignWare 56G Ethernet PHY满足下一代叶脊网络架构传输和性能要求 重点: 最新DesignWare 56G Ethernet PHY支持PAM-4和NRZ信号标准,适用于100G、 200G和400G...
重点: ASIL D Ready DesignWare ARC EM6 处理器和EV62嵌入式视觉处理器支持锁步操作,可实现最高汽车安全等级。 ASIL D Ready ARC MetaWare...
三星和新思科技推出7LPP定制设计参考流程 重点: 新思科技Custom Design...
Fusion技术将600万个复杂多电压芯片的运行时间缩减40% 重点: Fusion技术帮助Vatics实现最高设计性能的同时消除其28nm多媒体SoC设计的ECO迭代。 ECO...
重点: 业界最快的硬件仿真系统,将性能提升2倍。 业界最大容量,可扩展至超过190亿个逻辑门的设计。...
新思科技Design Platform使用64位Arm Cortex-A53处理器认证 重点: 采用Fusion 技术的新思科技Design...
重点: 新思科技将先进的机器学习技术融入其设计平台和革新性的Fusion Technology中,以应对前沿设计中的高度复杂性。...
重点: 采用Fusion技术的新思科技设计平台使设计实现更为快速,使Arm核的PPA得到优化。 QuickStart Implementation Kit...
重点: 使用新思科技FineSim Pro FastSPICE工具为3D NAND Flash提供2倍的仿真加速 蒙特卡罗优化为离散(variability)分析提供2倍的额外吞吐量 优化的FineSim...
Synopsys(NASDAQ: SNPS)近日宣布其Synopsys Design Platform已通过全球领先半导体技术企业三星电子的工艺认证,支持三星代工部门的8nm...
加州山景城,2018年5月17日电,美通社 重点: ASIL B,C和D Ready DesignWare...