以下新思科技新闻稿按照时间顺序排列。请使用下方工具凭年份、分类和关键词搜索新闻稿。为了其他搜索选项,请使用高级搜索。
Su | Mo | Tu | We | Th | Fr | Sa |
---|---|---|---|---|---|---|
Su | Mo | Tu | We | Th | Fr | Sa |
---|---|---|---|---|---|---|
美国加利福尼亚州,山景城——2017年10月17日 亮点...
亮点: · GLOBALFOUNDRIES 22FDX® 工艺的DesignWare接口IP产品有:USB 3.1/3.0/2.0、USB-C 3.1/显示端口、PCI Express® 3.1/2.0 、HDMI 2.0 TX PHYs ·...
亮点: · 经过预验证的DesignWare ARC安全IP子系统提供软硬件SoC可信环境,使移动物联网自动化应用程序免受有针对性的恶意攻击。 ·...
亮点: 该物联网平台集成Synopsys的DesignWare ARC Data Fusion...
亮点: • DesignWare逻辑库提供功耗优化套件、多位元正反器(multi-bit flip-flop)及超低漏电标准元件(standard...
亮点: • 针对台积公司7纳米制程,新思科技已成功完成DesignWare 介面PHY IP的投片(tapeout),包括USB 3.1/2.0、DisplayPort 1.4、PCI Express 4.0/3.1、 DDR4、MIPI...
亮点: · 新思硅验证DesignWare蓝牙低功耗链路层和实体层IP解决方案通过蓝牙5认证,能够确保兼容性和互操作性 ·...
亮点 · 利用16纳米FinFET制造工艺的DesignWare IP针对AEC-Q100进行设计和测试,包括LPDDR4、MIPI D-PHY、PCI Express 3.1和以太网IP ·...
亮点: · 完整的HBM2 IP解决方案,包括PHY、控制器和验证IP,在降低整合风险的同时最大限度地缩短产品上市时间。 · DesignWare IP的实施可支持高达2400...
亮点: ·...
亮点: · DesignWare EV6x Vision Processor集成了多达4个512位向量DSP和1个CNN引擎,为各种当前和新兴的嵌入式视觉应用提供可扩展性能 ·...
亮点: · 包含PCI Express 4.0规范的DesignWare Root Complex IP的主机可跨PCI Express与Mellanox ConnnectX-5以太网和无限带宽网络适配器的16 GT/s连接,执行全面初始化 ·
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)日前宣布,ARM® AMBA® 5 Coherent Hub Interface (CHI) Issue...
亮点: · 新ARC HS4x和HS4xD处理器含双发射架构,与广受欢迎的ARC...
亮点: · 完整的CCIX IP解决方案支持缓存一致性,允许处理器和加速器更快、更高效地共享内存 ·...
亮点: • 含VESA DSC编码器的完整DesignWare MIPI DSI主机控制器与MIPI D-PHY可轻松、低风险地集成到应用处理器中 •...
亮点: JavaCard/GlobalPlatform操作系统针对Synopsys的 ARC SEM处理器进行了优化,支持能够防范恶意软硬件攻击的高度安全的SoC的部署 ARC...
InfoSec Global Agile Cryptography与Synopsys tRoot Hardware Secure Module的联合提高了工业物联网设计的安全性 InfoSec Global(ISG)和新思科技(Synopsys,...
亮点: 忆芯科技实现了芯片一次即通过验证以及STAR1000 SSD控制器的量产,证实了DesignWare IP的卓越质量和可靠性 True Random Number...
亮点: 新的经过ASIL B认证的控制器和PHY IP包括PCI Express、USB、MIPI和LPDDR4 业界首个经过ASIL D ReadyISO 26262认证的EEPROM和Trim NVM...
亮点 ARC Data Fusion IP Subsystem包含选择的ARC EM DSP处理器(EM5D、EM7D、EM9D、EM11D),可配置的片上存储器(Tightly coupled...
亮点: IC Compiler II布局绕线和IC Validator物理签收完全支持12nm物理实现流程 IC Compiler II支持最近开发的面积优化技术,包括的新标准元件结构 Custom...
亮点: Design Compiler Graphical和IC Compiler II支持TSMC的创新通路铜柱流程,实现了高性能计算(HPC)设计 Galaxy Design...
亮点: Synopsys和Silicon Mobility的新一代汽车OLEA T222 Virtualizer开发工具包支持提前进行软件开发、集成和测试 Silicon Mobility...
亮点: 针对TSMC 12 FFC制程的DesignWare接口IP产品组合包括:USB、显示端口(DisplayPort)、PCI Express、DDR、LPDDR、SATA、MIPI、以太网及HDMI。...
亮点: Custom Compiler为UMC客户带来了视觉辅助自动化功能 新行业标准的可互操作制程设计套件(iPDK)和工具流程经过验证,可用于UMC的14nm制程 14nm...
3月24日,由《电子工程专辑》举办的“大中华IC设计成就奖”揭晓,Synopsys荣获“2017年度卓越表现IP供应商”荣誉。...
2017年度中国半导体市场年会暨第六届集成电路产业创新大会3月23日在南京盛大召开!本次年会由工业和信息化部电子信息司指导,中国半导体行业协
亮点: 含信任根的DesignWare tRoot H5硬件安全模块可保护SoC内的敏感信息和数据处理...
亮点: 系统企业及其半导体供应商将采用虚拟原型技术校准下一代SoC的架构规格...
亮点: ARC EM Safety Islands是预先构建、经过验证、符合ASIL D...
提供业界最快的硬件加速性能和可扩展性 新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)日前宣布:展讯公司采用Synopsys的ZeBu...
亮点: 忆芯科技使用DesignWare ARC HS38双核处理器和DDR4与PCI Express 3.1控制器以及PHY,一次完成了MB1000 SSD控制器的硅晶设计...
亮点: TetraMAX II ATPG将测试生成时间降低了一个数量级,从一周以上减少为数天,同时将测试向量减少了50% Socionext证实,在其设计中的SoC,TetraMAX II...
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)日前宣布:Mobileye...
(埃里温讯)受大学生与IC设计工程师广泛关注的“第十一届Synopsys国际微电子奥林匹亚竞赛”(The 11th Annual International Microelectronics...
重点摘要: 在7nm製程中成功完成新思科技DesignWare逻辑库及嵌入式记忆体的客户投片(customer tapeout),展现了高品质并降低整合风险...
双方合作内容包括针对高效能设计(High-Performance Designs)的布局布线优化创新技术 摘要: 新推出的创新科技含多项新的实施技术,包括Design Compiler®...
重点摘要: 双方合作内容包括强化的可靠度模拟支援(enhanced reliability simulation support)以及可应用于汽车electromigration-aware enablement...
重点摘要: 新思科技以介面IP和设计工具实现能力(tool enablement),连续六年获颁台积公司「年度最佳伙伴奖(Partner of the Year)」。...
重点摘要: DesignWare基础IP符合车用第一级温度范围(-40C ~ +150C)的要求,协助提供高可靠度的车用SoC ASIL D Ready的嵌入式记忆体(Embedded...
中芯国际集成电路制造有限公司(SMIC,纽约证券交易所代码:SMI,香港联合交易所代码:981)是中国最大、最先进的半导体代工厂,也是世界最大的
亮点: Gridbee使用ARC EM内核一次即完成了其物联网通信解决方案的硅晶设计 ARC EM处理器因其支持深度休眠省电模式的超低功耗而获选 ARC...
亮点: DesignWare Bluetooth Link Layer集成了数据加密和随机数发生,适用基于认证的安全无线连接 采用TSMC40ULP工艺的PHY IP支持蓝牙5,符合IEEE...
亮点: 新型超低功耗ARC SEM处理器采用先进的安全功能,以保护系统免受不断发展的威胁的伤害...
亮点: DesignWare DSI设备控制器为视频和命令显示提供低能耗、高速率IP解决方案 CSI-2设备控制器以高比特率,实现多视频流融合...
亮点: HAPS原型设计系统与Juno ARM开发平台结合,加速ARMv8-A SoC的软件开发、软硬件集成和系统验证。 Juno...
由新思科技(Synopsys)主办的“第二届全国Synopsys ARC®...