以下新思科技新闻稿按照时间顺序排列。请使用下方工具凭年份、分类和关键词搜索新闻稿。为了其他搜索选项,请使用高级搜索。
Su
|
Mo
|
Tu
|
We
|
Th
|
Fr
|
Sa
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
Su
|
Mo
|
Tu
|
We
|
Th
|
Fr
|
Sa
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
-
6月29日, 2021年
新思科技高质量接口和基础IP核获得20多家领先半导体公司的采用,涵盖汽车、移动和高性能计算市场
-
6月28日, 2021年
实时片内监测可在整个芯片生命周期中为领先的市场应用优化器件利用率
重点: DesignWare PVT监控和传感子系统IP核支持面向AI、数据中心、高性能计算、消费者和5G市场的尖端技术...
-
6月25日, 2021年
此次收购后,新思科技将进一步扩展其行业领先的制造流程控制解决方案,提供高效晶圆制造所需的实时自适应智能能力
-
6月25日, 2021年
双方合作为下一代HPC、移动、5G和AI设计提供经过功耗和性能优化的解决方案
要点: 新思科技的设计解决方案获得台积公司最新3纳米工艺技术DRM和SPICE模型认证 基于新思科技的Fusion Design Platform和Custom Design Platform...
-
6月10日, 2021年
完整的DesignWare Die-to-Die控制器和PHY IP核解决方案可大幅提升性能,从而在高性能计算、AI和网络SoC中实现裸晶芯片间的高效连接
完整的DesignWare Die-to-Die控制器和PHY IP核解决方案可大幅提升性能,从而在高性能计算、AI和网络SoC中实现裸晶芯片间的高效连接。