新闻中心

以下新思科技新闻稿按照时间顺序排列。请使用下方工具凭年份、分类和关键词搜索新闻稿。为了其他搜索选项,请使用高级搜索。

高级搜索
  • 4月21日, 2021年
    新思科技Custom Compiler与是德 RFPro解决方案同时部署在CoreHW上,可实现更高效率、更快设计闭合和分析。

    新思科技与是德科技开展合作,无缝整合是德科技的RFPro解决方案与新思科技的Custom Compiler™解决方案,助力共同客户进行5G片上系统(SoC)设计。通过整合,基于新思科技定制设计平台的完整定制设计流程新增了电磁 (EM) 分析功能,并已获得半导体设计公司CoreHW的采用,以加速先进射频芯片的设计、提取、仿真和交付。

  • 4月20日, 2021年
    借助此项收购,新思科技将能提供完整的以太网IP解决方案,包括应用于200G/400G和800G高性能计算SoC的MAC、PCS和112G PHY。

    借助此项收购,新思科技将能提供完整的以太网IP解决方案,包括应用于200G/400G和800G高性能计算SoC的MAC、PCS和112G PHY。

  • 4月07日, 2021年
    HAPS-100在性能和企业级可扩展性方面具有独特创新优势,在执行复杂片上系统(SoC)的软硬件验证时,原型性能可提高2倍,调试性能可提高4倍

    要点: 为软件开发和系统验证提供更高性能,其中复杂的SoC可达到20-50 MHz,接口IP最高达500 MHz...

  • 4月06日, 2021年
    双方的合作旨在为图形处理、增强虚拟现实、汽车和高性能计算等应用实现更快的物理签核

    新思科技(Synopsys, Inc., 纳斯达克股票代码:SNPS)近日宣布,其IC...

  • 3月26日, 2021年

    DesignWare处理器IP核的集成助力京瓷公司实现超级分辨率图像处理SoC一次流片成功 加州山景城2021年3月26日 /美通社/ -- 要点:...

  • 3月24日, 2021年
    获奖论文着重介绍了如何通过新思科技Fusion Compiler RTL-to-GDSII实现系统解决方案,赋能5nm制程工艺技术并优化结果质量(QoR)

    新思科技(Synopsys, Inc.,...

  • 3月23日, 2021年

    该平台可及早发现错误并优化代码,提升与Design Compiler、VCS和ZeBu的兼容性 加利福尼亚州山景城, 2021年3月23日 /美通社/ -- 要点:...

  • 3月22日, 2021年
    面向PCI Express 6.0的DesignWare IP提供64GT/s的数据速率,延迟性低,适用于高性能计算、AI和存储SoC

    要点: DesignWare控制器、PHY和验证IP支持PCI Express 6.0规范中的最新功能,支持早期SoC开发...

  • 3月16日, 2021年

    双方的合作旨在推动为中国市场带来基于国内芯片制造工艺的全套DesignWare IP产品组合 中国上海, 2021年3月16日...

  • 3月16日, 2021年

    中国上海, 2021年3月16日...

  • 3月03日, 2021年

    ZeBu Empower可采用AI、5G、数据中心和移动SoC应用的真实软件工作负载,在数小时内完成功耗验证周期 加利福尼亚州山景城2021年3月3日 /美通社/ --...

  • 2月22日, 2021年
    DesignWare IP具有无与伦比的长距离连接性能,支持大于40dB的插入损耗,并提供低于5 pJ/Bit的功耗效率

    新思科技 (Synopsys, Inc., 纳斯达克股票代码: SNPS)近日宣布, DesignWare®112G EthernetPHY IP已获得在5nm...

  • 2月05日, 2021年

    DesignWare IDE安全IP模块可防范高性能云计算SoC中的数据篡改和物理攻击 加利福尼亚州山景城2021年2月5日 /美通社/ -- 要点:...

  • 1月28日, 2021年
    新思科技Fusion解决方案协助Sondrel加速SoC设计和封装

    新思科技近日宣布欧洲领先的IC设计服务咨询公司Sondrel已采用新思科技Fusion Design™和Verification Continuum®平台,以加速设计和验证其用于智能汽车、人工智能、机器学习、物联网、消费类AR/VR游戏和安全应用的大型复杂片上系统(SoC)设计。Sondrel计划采用新思科技设计和验证平台中解决方案,为其客户带来低功耗的芯片设计。

  • 1月20日, 2021年
    许多数字化转型的失败是由于软件工程实践欠佳,包括计算性能不足、网络安全较差 以及不可扩展的体系结构

    新思科技发布《美国不良软件质量成本:2020年报告》。该报告由新思科技共同发起,由信息与软件质量联盟(CISQ)编制。CISQ制定国际标准以实现软件质量测量自动化,并促进安全、可靠和可信赖的软件开发和可持续性。报告显示2020年,美国不良软件质量成本(CPSQ)约为2.08万亿美元。导致不良软件质量的原因包括软件故障、开发项目失败、遗留系统问题、技术债务和软件可利用的弱点和漏洞造成的网络犯罪等。

  • 1月13日, 2021年
    双方合作的基础是将新思科技的 DesignWare IP组合成功应用于Socionext高性能人工智能引擎和加速器解决方案中

    新思科技和Socionext(索喜科技)今日宣布扩展双方合作,基于新思科技的DesignWare® IP组合,Socionext还将使用新思科技的HBM2E IP,以在人工智能和高性能计算(HPC))应用中实现最大的内存吞吐量。新思科技的HBM2E IP运行速度为3.6Gbps,能够满足Socionext创新AI引擎和加速器片上系统(SoC)对于容量、功耗和计算性能的严苛要求。新思科技的IP提供了高效的异构集成和最短的2.5D中介层封装连接。

  • 1月13日, 2021年
    12家SAST产品供应商中,新思科技在“现有产品”类别中获得最高分

    新思科技宣布其在Forrester Wave™发布的《2021年第一季度静态应用安全测试》报告中被评为领导者。报告分析了12家在静态应用安全测试(SAST)市场最有影响力的供应商,并且根据三个高级类别中的28条标准对他们进行评估:现有产品、策略和市场占有率。在12家供应商中,新思科技Coverity静态分析解决方案在“现有产品”类别中获得最高分,并且在“策略”类别中名列前三。

  • 1月12日, 2021年
    VCS可显著提升aiWare神经网络硬件加速器IP的设计验证质量和设计团队生产力

    新思科技宣布AImotive已采用新思科技VCS®仿真和Verdi®调试(Verification Continuum®平台的一部分)来验证其运用于自动驾驶的创新性aiWare™神经网络(NN)加速硬件IP。AImotive正在构建一套全面的硬件和软件互补技术组合,协助汽车OEM公司和一级供应商快速开发和部署大批量生产解决方案。AImotive的产品包括模块化自动化驾驶软件栈aiDrive™,以及基于其物理精确型渲染引擎专有技术而打造的一款全面仿真和设计验证环境aiSim™。aiWare硬件IP是高度优化的神经网络加速硬件IP,主要针对以摄像头为中心的AI解决方案。

  • 1月11日, 2021年
    新思科技Fusion Design Platform基于三星先进工艺技术,实现全流程的结果质量和更快的设计收敛

    新思科技与三星开展合作,基于新思科技Fusion Design Platform™提供经认证的数字实现、时序和物理签核参考流程,以加速高性能计算(HPC)设计。通过该全新的经认证参考流程,开发者可以利用新思平台的自动化功能和集成优势来提高其工作效率,同时在三星的先进工艺节点上实现其设计目标。

  • 1月08日, 2021年
    新思科技定制设计平台和认证流程为三星晶圆厂客户提供最高生产效率和最快设计收敛

    新思科技近日宣布与三星晶圆厂合作开发、验证了30 多款全新的可互操作工艺设计套件 (iPDK) 。凭借丰富的 iPDK 库,新思科技定制设计平台可适于各种不同的先进和传统工艺技术。完整的 iPDK 可让用户解锁高级功能,从而加速和拓宽开发者对新工艺节点的使用,促进设计复用并实现进一步创新。

  • 1月07日, 2021年
    签核流程支持高性能计算、5G和AI先进设计,实现优异的功耗、性能和面积,减少结果生成时间

    要点: 双方合作包括多个签核域和跨库特征提取,以加速设计收敛...

  • 1月06日, 2021年

    新思科技(Synopsys, Inc., 纳斯达克股票代码:SNPS)近日宣布亚马逊公司旗下云计算服务平台(Amazon Web Services,...

  • 12月28日, 2020年
    与IBM研究院 AI硬件中心合作,解决采用创新设计方法开发全新AI芯片架构方面的挑战

    要点: 新思科技作为IBM AI硬件研究中心的首席EDA和IP合作伙伴,与IBM开展的独特合作已经实现硅验证和性能的极大改进...

  • 12月22日, 2020年
    虚拟开发套件(VDK)加速英飞凌软硬件开发,缩短由概念到验证所需周期

    要点: 联合开发的VDK支持英飞凌下一代AURIX TC4xx 32位微控制器,集成了并行处理单元可实现有竞争力的强大人工智能算法和高速控制环路...

  • 12月18日, 2020年

    CXL 2.0 VIP解决方案具备内置覆盖率分析、验证计划、内存感知调试和性能分析等的功能 加利福尼亚山景城2020年12月18日 /美通社/ -- 新思科技(Synopsys,...

  • 12月09日, 2020年
    访问全球1,500名IT专业人员,40%表示为解决开源漏洞而拖慢了交付计划

    新思科技(Synopsys, Inc.,Nasdaq:...

  • 11月25日, 2020年
    该流程利用新思科技创新的定制设计平台功能来简化3nm模拟和混合信号设计

    要点: 三星与新思科技的合作将协助先进应用开发者加速部署3nm全环栅(GAA)工艺技术...

  • 11月24日, 2020年
    全新弹性CPU调配、Explorer LVS和机器学习功能,可为汽车、高性能计算、人工智能、互联网和无线应用等领域提供更快速的物理成功签收解决方案

    要点: 业界首创的弹性CPU调配技术可将物理验证签核的成本降低40% 机器学习驱动的对问题源头的分析可加快设计收敛速度 创新的Explorer LVS...

  • 11月23日, 2020年
    与英特尔Xeon可扩展处理器之间的互操作性意味着可在高性能计算SoC中实现PCIe 5.0接口的低风险集成和广泛采用

    新思科技与英特尔开展合作,以实现新思科技用于PCI Express 5.0系统(PCIe 5.0)的DesignWare控制器和PHY IP与英特尔未来Xeon可扩展处理器之间的成功系统级互操作性。全系统互操作性是新思科技和英特尔持续合作中的一个重要里程碑,可让整个产业生态系统放心使用两家公司的成熟技术,以加速开发其在高性能计算和人工智能应用中基于PCIe 5.0的产品。新思科技用于PCIe 5.0 的DesignWare IP已获得各主要市场领域客户100多次的采用和验证,与业界其他解决方案相比,可提供最低的延迟和最高的吞吐量IP。

  • 11月20日, 2020年
    全面的车载流程使用了新思科技的功能安全处理器IP,支持自动驾驶与高级辅助驾驶系统(ADAS) SoC的高效开发

    新思科技(Synopsys, Inc.,纳斯达克股票代码: SNPS) 与Samsung Foundry(三星)于近日宣布共同发布经过验证的车载系统参考流程,旨在简化SoC硬件设计,用于符合ISO 26262标准的系统内测试、实施、验证、时序和物理签核。此参考流程面向汽车安全完整性等级 (ASIL) D级的车载系统和高级辅助驾驶系统 (ADAS) 应用。通过与三星密切合作,优化后的新思科技车载参考流程为SoC架构师、设计师以及验证工程师提供完整的差异化设计和IP核解决方案,包括复杂的功能安全 (FuSa) 分析、实施和验证能力。该参考流程采用了新思科技的全面的车载设计流程和与符合ASIL D级标准的功能安全处理器IP核。

  • 11月19日, 2020年
    创新AI硬件设计技术加快第二代7nm Colossus IPU上市

    新思科技宣布,其行业领先的IC Compiler™ II布局布线解决方案成功协助Graphcore实现第二代Colossus MK2 GC200智能处理单元(IPU)硅晶设计的一次性成功。该IPU该芯片设计包含594亿个晶体管,并采用业界7nm先进工艺技术。Graphcore利用新思科技IC Compiler II针对AI硬件设计的超高容量架构和创新技术,加速了其大规模AI处理器的实现。新思科技的RTL-to-GDS流程与最先进的功耗优化能力,以及PrimeTime®延迟计算器等嵌入式黄金签核技术,为Graphcore设计团队提供了优越的PPA和最快的设计收敛时间。

  • 11月18日, 2020年
    全面的设计和分析功能可通过三星多裸晶芯片集成,延续SoC摩尔定律

    新思科技(Synopsys,纳斯达克股票代码:SNPS)近日宣布,其3DIC...

  • 11月17日, 2020年
    SaberEXP为早期电源系统设计提供最快的收敛,并可无缝导出到高精度系统验证工具

    新思科技推出业界最全面的虚拟原型解决方案,以加速电力电子系统从概念到电子部件验证再到大型复杂系统的设计速度。SaberEXP作为该解决方案的一部分,可为电源设备(如电源转换器和电机驱动器)早期设计提供快速的仿真收敛和更高的生产力,并可向新思科技面向高精度大型系统设计行业领先的电力电子工具SaberRD提供无缝输出流程。

  • 11月10日, 2020年
    软件安全构建成熟度模型第十一个版本反映了企业如何调整其软件安全计划以支持现代软件开发范例

    新思科技发布其最新版本的软件安全构建成熟度模型(BSIMM)——BSIMM11。该模型旨在帮助企业规划、执行、评估和完善其软件安全计划(SSI)。BSIMM11反应了观察到的130家公司的软件安全活动,覆盖多个垂直行业,包括金融服务、金融科技、独立软件供应商(ISV)、云、医疗保健、物联网、保险及零售等。BSIMM11描述了8,457名软件安全专家的工作成果,这些成果对超过49万名开发人员有指导作用。

  • 11月06日, 2020年

    新思科技连续10年荣获台积公司介面IP和设计工具支持“开放创新平台合作伙伴奖”奖项。在介面IP领域的协同合作、3奈米设计基础架构的联合开发、3DIC设计生产率解决方案以及高度可扩展的云上时序签核受到肯定。

  • 11月02日, 2020年
    新思科技的ARC物联网通信IP子系统与Nestwave的地理定位IP相结合,无需使用专门的定位芯片组

    新思科技与Nestwave达成合作,将Nestwave的软核GPS导航IP与新思科技的DesignWare® ARC®物联网通信IP子系统相结合,形成一个完整的低功耗全球导航卫星系统(GNSS)解决方案,并集成到物联网调制解调器中。这项合作将为设计人员提供高效节能、高精度的GPS解决方案,适用于以电池供电的设备,且无需购买专用的GNSS芯片。

  • 10月30日, 2020年
    该数据分析驱动型平台可实现性能、可靠性、功能安全性和保密性方面的极大改进

    新思科技推出业界首个以数据分析驱动的硅生命周期管理(SLM)平台,能够实现对SoC从设计阶段到最终用户部署的全生命周期优化,此举旨在扩大公司在整个设计生命周期中的行业领导地位。SLM平台与新思科技市场领先的Fusion Design(融合设计)工具紧密结合,将在整个芯片生命周期提供关键性能、可靠性和安全性方面的深入分析。这将为SoC团队及其客户带来全新高度的视角,提升其在设备和系统生命周期的每个阶段实现优化操作的能力。

  • 10月28日, 2020年
    高带宽 IP 解决方案将 CXL 能力扩展至基于 Arm 的多处理器核心设计

    新思科技宣布其 DesignWare® CXL 控制器 IP 现已支持 AMBA® CXS 协议,能够高效接入最新的、具有高度可扩展性的 Arm® Neoverse™ 相干网状网络,从而为一系列高性能计算、数据中心和网络片上系统 (SoC) 提供优化的多芯片 IP 堆栈。 DesignWare CXL IP 支持 AMBA CXS 协议,以实现与可扩展 Arm Neoverse 相干网状网络的无缝集成。新思科技 CXL IP 以 32GT/s 的速度运行,数据宽度为 512 位,支持所有必需的 CXL 协议和设备类型,以满足具体应用要求。该业内首款 CXL IP 整体解决方案包含可配置的控制器、采用 FinFET 工艺的 32GT/s PHY 以及验证 IP。

  • 10月27日, 2020年
    此次合作将利用新思科技DesignWare IP、Verification Continuum和Fusion Design解决方案加速SiMa.ai MLSoC 平台的开发

    新思科技与SiMa.ai开展合作,将其机器学习推理技术大规模引入嵌入式边缘设备。通过此次协作,SiMa.ai采用新思科技的DesignWare® IP、Verification Continuum®平台和Fusion Design Platform™进行MLSoC™开发。MLSoC是针对自动驾驶、监控和机器人等特殊计算机视觉应用而专门设计的平台。

  • 10月21日, 2020年
    DesignWare IP为基于GF 12LP+解决方案的云计算和边缘AI SoC提供显著的性能和功耗优势

    新思科技与GLOBALFOUNDRIES®(GF®)开展合作,开发用于GF的12LP+ FinFET解决方案的广泛DesignWare® IP产品组合,包括USB4/3.2/DPTX/3.0/2.0、PCIe 5.0/4.0/2.1、Die-to-Die HBI以及112G USR/XSR、112G Ethernet、DDR5/4、LPDDR5/4/4X、MIPI M-PHY、模拟到数字转换器和一次性可编程(OTP)非易失性存储器(NVM)IP。DesignWare IP核经过优化,可满足GF12LP+解决方案中云计算和AI芯片对高带宽内存吞吐量和可靠高性能连接的需求。此次合作标志着两家公司之间长期成功合作的又一重要里程碑。

  • 10月15日, 2020年
    DesignWare ARC EM22FS功能安全处理器IP核满足ASIL D随机和系统合规性,将加快汽车SoC级认证

    新思科技宣布DesignWare® ARC® EM22FS功能安全处理器已获得认证,完全符合ISO 26262汽车安全完整性等级(ASIL) D级标准,满足随机硬件故障检测和系统功能安全开发流程要求。完全符合标准意味着客户能够基于此加速其对于汽车安全极为重要的SoC的开发和评估,以符合ISO 26262标准的随机性和系统性要求。

  • 10月13日, 2020年
    集成的DSP增强型ARC处理器支持在新一代耳机中部署高级声音处理功能

    DSP集团选用DesignWare ARC EM5D处理器,是看重其高效的控制和信号处理能力.DSP集团的DBMC2-TWS将强大的混合ANC处理和高级音频功能集成于单个紧凑的低功耗设备.用户可对可扩展的DSP增强型ARC EM处理器系列进行量身定制,以实现性能、功耗和面积的最佳平衡.

  • 10月11日, 2020年
    Elektrobit是首家为新思科技用于汽车ECU的ARC功能安全处理器提供软件的汽车软件公司

    新思科技为汽车行业提供嵌入式互联软件产品的全球供应商Elektrobit (EB)为其符合ASIL-D的DesignWare®ARC® EM及ARC HS功能安全(FS)处理器IP提供EB tresos Classic AUTOSAR软件。基于EB tresos AUTOSAR软件与ARC功能安全处理器配合使用提供的软硬件平台,汽车半导体公司、原始设备制造商和一级供应商能够根据AUTOSAR标准更轻松地开发软件应用。该组合解决方案加速了现代车辆中ADAS、信息娱乐、网关及Vehicle-to-Everything((V2X)系统所需的复杂汽车电子控制单元(ECU)的上市时间。

  • 10月10日, 2020年
    新思科技经验证的设计解决方案支持高性能计算、移动、5G和人工智能芯片,实现最领先功耗和性能表现

    半导体市场日益增长的需求推动最先进芯片制程的发展。新思科技与台积公司开展广泛合作,利用新思科技全流程数字和定制设计平台,有效发挥台积公司 3奈米制程技术(N3)的PPA(功耗、性能和面积)优势,同时加快产品上市时间。新思科技进一步强化关键产品,以支持台积公司 N3制程的进阶要求。其数字和定制设计平台已获得台积公司3奈米制程技术验证。此次验证基于台积公司的最新设计参考手册(DRM)和工艺设计工具包(PDK),是经过广泛合作与严格验证的结果。该验证旨在提供设计解决方案,在获得优化PPA性能的同时加快新一代设计的进程。

  • 10月09日, 2020年
    新思科技3DIC Compiler平台缩短芯片封装协同设计实现系统的设计周转时间

    台积公司认证基于新思科技3DIC Compiler统一平台的CoWoS®和InFO设计流程。3DIC Compiler可提高先进封装设计生产率。集成Ansys芯片封装协同分析解决方案,可实现可靠的签核和设计实时分析。

  • 9月24日, 2020年
    经验证的56G以太网PHY具有灵活的数据速率,低延迟以及真正长距传输性能

    重点: Chelsio选择新思科技的DesignWare 56G以太网PHY IP核来加速其针对智能网卡和服务器应用的高速以太网适配器的开发 具有优化Floorplan的DesignWare...

  • 9月22日, 2020年

    分析公司ESG进行的研究探讨了安全趋势和现代应用程序开发中出现的挑战 2020年9月22日 美国新思科技公司 (Synopsys, Nasdaq:...

  • 9月14日, 2020年
    IC Validator物理验证解决方案通过云端资源的优化利用,可降低40%的成本

    重点: 云优化IC Validator可在约4000个AMD EPYC™核上扩展物理验证,以提供夜间全芯片DRC运行时间 独特的弹性CPU管理让计算资源得到最优利用...

  • 9月02日, 2020年
    NSITEXE利用高性能HAPS解决方案,加速客户合作

    NSITEXE采用新思科技HAPS®-80原型验证解决方案,来开发其当前以及下一代数据流处理器(DFP) IP产品组合。HAPS-80为NSITEXE基于RISC-V的加速器提供软件开发和系统验证所需的高性能,该加速器能为车辆控制微型计算机提供复杂的512位矢量处理单元。基于由HAPS的可移植性,NSITEXE能够通过预先配置好的HAPS-80系统运行其DFP处理器IP从而迅速与其半导体客户展开合作。

  • 8月27日, 2020年
    原生SystemVerilog VIP的亮点包括内置覆盖率、验证规划、内存感知调试和性能分析

    新思科技推出业界首个用于Double Date Rate 5 (DDR5) DRAM/DIMM且符合JEDEC DDR5 (JESD79-5)标准的验证IP...

  • 8月24日, 2020年
    多学科解决方案可实现跨电力电子设备进行更早、更高效和可扩展的开发,以进行软件开发和测试

    新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布推出业界最全面虚拟原型解决方案用于开发电动汽车电子硬件和软件。虚拟原型解决方案使开发者能够更早地启动开发工作,提高开发效率,并迅速对电动汽车电子系统进行规模验证。该解决方案采用了新思科技虚拟原型技术,包括为电动车需求量身定制的SaberRD、Virtualizer、Silver和TestWeaver ...

  • 8月21日, 2020年

    中国领先的验证解决方案和验证服务提供商芯华章科技股份有限公司采用了新思科技的ZeBu® Server 仿真和HAPS®原型设计系统来提供基于云的先进验证服务。芯华章之所以选择ZeBu和HAPS,是看中了其性能、可靠性和容量可以助力芯片设计公司更好的设计5G、人工智能和高性能计算芯片。

  • 8月12日, 2020年
    DesignWare DDR IP以包括7纳米在内的多种硅工艺,为计算密集型人工智能应用提供高性能内存接口

    新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布,NVIDIA的网络业务部门Mellanox将采用经验证的DesignWare® DDR5/4 PHY IP核,以满足其针对高性能计算和人工智能应用的InfiniBand网络芯片不断变化的内存需求。高质量DesignWare DDR PHY IP核为NVIDIA提供无与伦比的性能、延迟和电源效率。DDR PHY支持DDR5/4的每个通道多个DIMM,满足NVIDIA的网络数据速率和内存容量要求。基于固件的现场可升级训练可提高通道的稳定性和可靠性,并且有助于算法更新,从而降低采用新内存协议的风险。

  • 8月11日, 2020年
    独特的平台可为2.5D/3D封装设计与实现提供自动化和可视化,并且优化了功率、热量和噪声感知

    新思科技近日推出其3DIC Compiler平台,转变了复杂的2.5和3D多裸晶芯片系统的设计与集成。该平台提供一个前所未有的完全集成、高性能且易于使用的环境,可集架构探究、设计、实现和signoff于一体,并且优化了信号、功率和热完整性。凭借3DIC Compiler,IC设计和封装团队能够实现无与伦比的多裸晶芯片集成、协同设计和更快的收敛。

  • 8月05日, 2020年
    该系统将软件开发流程缩短了两个多月

    富士施乐有限公司(Fuji Xerox Co., Ltd.),已部署新思科技的ZeBu®服务器硬件仿真系统,以实现其新一代多功能打印机SoC芯片的软件开发和性能调优。可扩展的高性能ZeBu系统可与新思科技的Virtualizer™虚拟原型、VCS®仿真和Verdi®调试进行集成,通过使用该系统,富士施乐能够加快真实系统测试和软件开发。

  • 8月04日, 2020年
    用于实现高效、实时连接和机器学习处理的高质量DesignWare接口和处理器IP,加快设计进度并降低风险

    enstorrent通过采用新思科技的DesignWare®PCI Express (PCIe) 4.0控制器与PHY、ARC® HS48处理器和LPDDR4控制器IP,一次性完成其Graysull AI处理器芯片的硅晶设计。利用经过硅验证的DesignWare IP产品组合,Tenstorrent能够快速满足其用于高性能计算应用的动态AI处理器芯片的关键实时连接和特殊处理要求。Tenstorrent还与新思科技的专家技术支持团队合作,简化IP核集成并显著加快设计进度。

  • 8月03日, 2020年
    VCS为超过500亿个晶体管的设计带来更高的验证吞吐量

    Graphcore采用新思科技基于Verdi®调试的VCS®仿真解决方案,验证其最近推出Colossus™ GC200智能处理单元(IPU),该产品足以改变行业游戏规则。

  • 7月23日, 2020年
    该平台将提供新思科技具有云上扩展性的Fusion Design、Custom Design和Verification Continuum等产品

    新思科技与作为行业领先合作伙伴和Samsung Foundry合作,共同交付三星SAFE云设计平台。新思科技Fusion Design Platform™和Verification Continuum™平台的主要产品可通过SAFE云设计平台的验证并提供,从而使片上系统(SoC)团队能够使用新思科技的EDA产品和Samsung Foundry的工艺技术进行云端设计。

  • 7月22日, 2020年
    自Design Compiler NXT一年前推出以来,已被100多家客户所采用

    新思科技Design Compiler® NXT综合解决方案已经获三星Foundry认证,用于其5/4纳米FinFET工艺技术。通过采用Design Compiler NXT可以使得报告运行时间大大减少,同时PPA有所提高。时钟与数据同步优化技术等新优化技术有利于于在高级节点上实现PPA。受益于Design Complier NXT, 三星Foundry客户在认证过程中提供8%至10% PPA提高以及2倍的吞吐量。

  • 7月10日, 2020年
    全新的机器学习技术进一步提升了新思科技在QoR方面的领导地位

    三星(Samsung)为其新一代5纳米移动芯片生产设计,采用了IC Compiler™ II布局布线解决方案(新思科技Fusion Design Platform™的一部分)。为了满足SoC芯片复杂且具有挑战性的设计目标,三星采用了IC Compiler II的尖端机器学习技术,使得QoR和生产力有了显著提高,频率提高了高达5%;功耗降低了5%;周转时间有所加快。作为三星首个利用IC Compiler II机器学习技术的量产设计,此次的大容量移动芯片的快速开发是一个重要的里程碑。

  • 7月07日, 2020年
    硅验证的DesignWare IP核提供业界领先的性能、功耗和面积

    摘要 瓴盛科技采用新思科技广泛的DesignWare IP核组合来降低风险并加快新一代移动芯片组上市 用于USB、MIPI和DDR的高品质DesignWare...

  • 7月01日, 2020年
    通过协作大大缩短了下一代芯片的周转时间

    PrimeTime时序signoff和StarRC提取,可显着提高在多场景、分布式处理运行中吞吐量。通过云计算资源进行多场景分析与优化节省大量成本。合著的白皮书已在台积公司网站开放下载,助力客户运行云上时序signoff流程。新思科技与台积公司(TSMC)和微软的合作已经实现了一项突破性的、可高度扩展的云上时序signoff流程。三方通过长达数月的深度合作加速下一代片上系统(SoC)的signoff。通过在微软Azure平台上使用新思科技PrimeTime®静态时序分析和StarRC™寄生提取,该流程可显著提高吞吐量。

  • 6月24日, 2020年
    使用高质量DesignWare安全IP,保护联网设备免受安全威胁

    新思科技DesignWare®真随机数发生器(TRNG) IP已通过美国国家标准与技术研究院(NIST)密码算法验证体系(CAVP)的验证,为客户终端产品获得低风险联邦信息处理标准(FIPS) 140-3认证铺平道路。新思科技的标准化TRNG IP帮助保护设备及其与其他设备或云的连接。TRNG IP提供对于加密、身份验证、平台安全和高度安全通信而言至关重要的高熵随机数。集成DesignWare TRNG IP可加速FIPS 140-3、通用标准和其他认证,降低物联网、汽车和云通信等的片上系统(SoC)设计风险,并缩短上市时间。

  • 6月23日, 2020年

    助力高性能计算、移动、5G和人工智能SoC设计,新思科技的工具结合台积公司先进制程技术,共同为N5和N6制程的客户提供认证解决方案。与台积公司的战略合作带来了更高性能和超低功耗,并加快了下一代设计的进程。

  • 6月16日, 2020年
    成功流片的5nm DesignWare USB4 PHY测试芯片可以降低支持40Gbps USB规格的SOC开发风险,加快芯片上市时间。

    新思科技宣布推出业界首款完整的DesignWare® USB4™ IP 解决方案,该解决方案由控制器、路由器、PHY和验证IP组成。DesignWare USB4 IP的最高传输速度为40 Gbps,是USB3.2的最高数据传输率的两倍,并可向下兼容USB 3.x和USB2.0系统。DesignWare USB4 IP支持多个高速接口协议,包括USB4、DisplayPort 1.4a TX、PCI Express和Thunderbolt 3,通过一根USB Type-C®数据线即可实现高效的数据传输、高清视频传输,还可以提供电源。

  • 6月09日, 2020年
    新思科技的设计与验证平台及DesignWare接口IP实现了功耗、性能和面积的优化并加快了上市时间

    新思科技与Arm携手合作,帮助Arm包括Arm® Cortex®-A78和Cortex-X1 CPU,以及Mali™-G78 GPU在内最新移动处理器IP的早期采用者,成功实现优化型片上系统(SoC)的流片。

  • 6月08日, 2020年
    Alphawave采用新思科技解决方案加速高速连接IP的设计

    硅IP供应商Alphawave已采用新思科技定制设计平台来加速多标准连接解决方案的设计。Alphawave选择新思科技来替代其原有的设计系统,这是基于其出色的整体设计生产力。

  • 6月03日, 2020年
    高品质DesignWare接口和基础IP提供领先的功耗、性能和面积

    摘要: DesignWare 接口PHY IP包括112G/56G Ethernet、Die-to-Die、PCIe 5.0、CXL、CCIX和内存接口IP,能够支持最高速率...

  • 6月02日, 2020年

    新思科技宣布为谷歌的TensorFlow for Microcontrollers软件提供支持,该软件已针对新思科技的DSP增强型DesignWare® ARC®处理器IP进行了优化。TensorFlow Lite for Microcontrollers端口可连接到新思科技的DSP增强型DesignWare ARC EM和 HS处理器,支持在资源受限的边缘设备上部署各种机器学习应用...

  • 5月29日, 2020年
    松下部署新思科技解决方案,用于所有模拟、混合信号和射频设计

    松下将在所有工艺技术和应用的模拟、混合信号和射频集成电路设计上使用新思科技定制设计平台。松下在完成严格的技术评估并成功迁移历史设计流程和数据之后,决定部署新思科技平台。

  • 5月28日, 2020年

    美国新思科技公司 (Synopsys, Nasdaq: SNPS)近日发布了《2020年开源安全和风险分析》报告(OSSRA)。

  • 5月26日, 2020年
    为高端嵌入式应用带来高达三倍的性能提升

    新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)今天宣布推出面向高性能嵌入式应用的全新DesignWare® ARC® HS5x和HS6x处理器IP系列。32位ARC HS5x和64位HS6x处理器有单核和多核版本,采用一种新的超标量ARCv3指令集架构(ISA),在典型条件下,可在16纳米工艺技术中实现高达8750 DMIPS的单核性能,是目前性能最高的ARC处理器。

  • 5月12日, 2020年
    新思科技在市场执行力和前瞻性方面连续两年获得最高评分

    新思科技宣布其连续四年在Gartner魔力象限应用安全测试中被评为领导者1。报告中,Gartner基于前瞻性和执行力对11家应用安全测试供应商进行了评估。新思科技在执行力和前瞻性方面连续两年都获得了最高评分,分别排在最高及最靠右的位置。

  • 5月08日, 2020年

    新思科技与GLOBALFOUNDRIES双方携手优化22FDX平台signoff的准确性和性能,通过认证的signoff验证解决方案可以提供22FDX DRC运行集。利用IC Validator和22FDX平台的DRC、LVS以及填充等功能为设计流片提供全面的支持。

  • 4月27日, 2020年
    ZeBu的卓越性能助力张量流处理器架构实现一次性流片成功

    重点 ZeBu提供可扩展的硬件仿真容量,用于Groq数十亿门级张量流处理器的全芯片仿真...

  • 4月27日, 2020年
    通过对超过1,500个商业代码库进行分析,发现开源安全、许可证合规性和维护问题依然很普遍

    新思科技 (Synopsys, Nasdaq: SNPS)近日发布了《2021年开源安全和风险分析》报告(OSSRA)。该报告由新思科技网络安全研究中心(CyRC)制作,研究了由Black Duck®审计服务团队执行的对超过1,500个商业代码库的审计结果。

  • 4月24日, 2020年
    独特的RTL调整环境可减少物理设计迭代

    RTL Architect是业界首个物理感知RTL分析、优化和signoff系统,该系统基于快速多维预测引擎上,用于实现卓越的RTL设计交付。

  • 4月23日, 2020年
    新思科技Fusion Design Platform的广泛运用加快市场塑造解决方案的实现

    新思科技为博通提供了优化的7纳米设计流程和方法,使其能基于Fusion Design Platform进行大批量生产设计。

  • 4月16日, 2020年
    新款原生System Verilog以太网验证IP核完善了对新思科技112G高速SerDes PHY IP核的验证,更有力支撑高性能云计算方案

    新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)近日推出业界首款以太网800G验证IP 核(VIP)以及通用验证方法(UVM)源代码测试套件。

  • 4月15日, 2020年
    SiFive采用新思科技解决方案的成功经验,为此次合作奠定了基础

    SiFive, Inc.采用Fusion Design Platform™以及Verification Continuum®平台,来加快其客户基于云端的新一代芯片设计。在成功利用新思科技的设计和验证解决方案开发IP核和芯片模板的基础上,SiFive将此类解决方案整合进其基于云端的方法中,为其选定的潜在客户设计定制的芯片,以实现其下一代芯片设计的最佳结果质量(QoR)和最佳结果达成时间(TTR)。

  • 4月14日, 2020年
    混合原型验证解决方案,助力智原科技的客户凭借软硬件并行开发,加快产品上市速度

    智原科技(Faraday Technology Corporation)已采用其原型验证解决方案,来扩展SoC(片上系统)设计服务,进而加快产品上市步伐。该解决方案包括用于SoC架构设计和优化的Platform Architect™以及用来进行软硬件协同设计的基于FPGA(现场可编程逻辑门阵列)的HAPS®原型验证系统。

  • 4月13日, 2020年
    高可靠性的DesignWare 56G PHY,具有低功耗和性能优势

    DesignWare 56G以太网PHY IP核可用于设计新一代完整集成高性能计算和软件定义无线电通信芯片并具有低功耗和高可靠性特点。DesignWare 56G以太网PHY支持PAM-4信号发送,提供全面的信号完整性模型和串扰分析,可加快芯片集成。可配置发射器和DSP接收机采用56G PHY中的数据转换器可降低功耗,并在长距离通道上提高性能。

  • 4月08日, 2020年
    DesignWare PHY和控制器以高达24 Gb/s的速度运行,用于高性能成像和汽车SoC

    摘要: DesignWare MIPI C-PHY/D-PHY IP与新思科技的MIPI CSI-2、DSI/DSI-2、D-PHY和验证IP可进行互操作,带来完整的相机和显示器IP解决方案 C-PHY/D-PHY以24...

  • 4月02日, 2020年
    经验证的DesignWarePCI Express 5.0 和DDR4 IP核为数据密集型工作负载提供了低延迟和高带宽

    重点: DesignWare PCI Express 5.0和DDR4 IP核功能出色,且具有卓越的耐用性及成熟度 经验证的PCI Express 5.0...

  • 3月30日, 2020年
    具有DSP功能的硅基硬件平台加速了移动基带、声音/语音、家庭音频和人工智能应用的软件开发

    ARC HS4x/4xD开发套件基于超标量ARC HS4x和DSP增强HS4xD处理器,加速SoC软件开发。包括常用的外围设备和接口,如以太网、GPU、HDMI、USB、SD卡、蓝牙、WiFi、音频I/O和A-D转换器,开发套件运行速度为1GHz,包含4GB的DDR内存,并允许开发者轻松扩展工具包以增加新功能。

  • 3月18日, 2020年
    性能提高3倍的同时误报降低10倍,并且提供数十亿门级的容量

    新思宣布面向市场推出VC SpyGlass™ RTL静态Signoff平台,该平台采用了公认的SpyGlass®技术,是新思科技Verification Continuum™平台的一部分。使用可信赖的行业标准SpyGlass引擎来获得signoff信任
    利用机器学习技术,将误报降低10倍;在内存占用减少一半的同时性能提高3倍,从而降低服务器成本;统一的Verdi调试并提供各抽象层次的可见性;Design Compiler和PrimeTime兼容性加快了signoff。

  • 3月17日, 2020年
    新思科技与AMD合作,为采用AMD EPYC处理器的服务器优化Fusion Compiler

    AMD部署新思科技Fusion Compiler RTL-to-GDSII产品,用于开发其新一代处理器产品。Fusion Compiler独特的单一数据模型架构和统一的全流程优化引擎,提供卓越的性能、功耗和面积指标。

  • 3月16日, 2020年

    新思推出业界首个用于芯片设计的自主人工智能应用程序——DSO.ai™(Design Space Optimization AI),DSO.ai大规模扩展了对芯片设计流程可优化选项的探索,并能够自主执行次要决策,从而大幅提高芯片设计团队的生产力。

  • 3月13日, 2020年
    百度AI芯片“昆仑”采用新思科技全流程解决方案,实现算法和芯片早期优化并缩短运算时间

    新思科技将与百度(纳斯达克股票代码:BIDU)持续深化合作,助力实现其“让计算更加智能”的愿景。百度人工智能芯片“昆仑”已采用新思科技全流程解决方案。百度AI芯片“昆仑”采用新思科技全流程解决方案,实现算法和芯片早期优化并缩短运算。此前发布的百度AI芯片“昆仑”基于先进深亚微米工艺技术,在100W+功耗下可提供260 TFLOPS的性能及512 GB/s的带宽。除了拥有深度学习算法之外,还可以适配自然语言处理、大规模语音识别、自动驾驶等终端场景计算要求。

  • 3月09日, 2020年
    集成的软硬件IP子系统为机器到机器、智慧城市和工业自动化应用,提供符合3GPP Release 14标准的高效通信

    DesignWare ARC IoT通信IP子系统集成了低功耗ARC EM11D处理器,以实现高效RISC和DSP性能,这点对于满足IoT应用的低带宽通信需求至关重要。

  • 3月03日, 2020年
    基于台积公司7纳米工艺的DesignWare HBM2E PHY IP核为高级图形、高性能计算和网络芯片提供高吞吐量

    新思科技宣布提供运行速度达3.2 Gbps且经验证的HBM2/2E IP核,满足先进图形、高性能计算和网络芯片的高吞吐量要求。基于台积公司7纳米工艺的DesignWare HBM2E IP核提供高达409 GBps的聚合内存带宽,具有低功耗和低延迟特点。采用2.5D封装的HBM2E PHY已通过台积公司CoWoS®技术验证,集成了测试芯片与IP核和HBM2E SDRAM。经验证的HBM2/2E IP核解决方案使开发者能够满足苛刻的、高性能应用要求。

  • 2月28日, 2020年
    作为更广泛合作的一部分,合作目标是实现ASIL-D级设计安全进行功能安全和制造测试

    新思科技TestMAX XLBIST解决方案通过克服阻碍传统自测试解决方案的硅问题,提供更高的故障覆盖率和更短的测试时间。新思科技汽车设计解决方案让开发者能够提供业界领先的全面的功能来实现功能安全机制,从而达到他们的目标ASIL。

  • 2月19日, 2020年

    新思宣布已完成对INVECAS部分IP资产的收购。此次收购不仅扩大了新思科技DesignWare®逻辑库、嵌入式存储器、通用I/O、模拟和接口IP产品组合,还带来了一支经验丰富的研发工程师团队,有助于加快新思科技在众多工艺技术上的物理IP核开发,满足消费、物联网和汽车等市场中客户不断变化的设计需求。

  • 2月13日, 2020年
    该联盟汇集领先的汽车和科技公司,加速推出自动驾驶汽车

    新思科技已加入自动驾驶汽车计算联盟。该联盟汇集来自汽车、汽车供应链、半导体和计算行业的领先专家,旨在加速推出更为安全且实惠的车辆。作为联盟的成员,新思科技将会积极参与制定一系列面向系统架构和计算平台的标准,以应对规模部署自动驾驶汽车带来的挑战。

  • 2月13日, 2020年
    让软硬件团队能够在四周内优化软件性能

    主要高性能计算(HPC)公司NEC选用新思科技的ZeBu® Server 4作为其SX-Aurora TSUBASA高性能计算解决方案产品验证的仿真解决方案。新思科技的ZeBu Server 4是业界最快的仿真系统,提供比竞争对手解决方案高两倍的性能以及丰富的虚拟解决方案组合。

  • 2月13日, 2020年

    新思科技为部署在Finastra的FusionFabric.cloud开放创新平台上的应用程序提供验证服务。FusionFabric.cloud是一个用于开发、部署和使用金融应用程序的开放平台。新思科技软件质量与安全部门为该平台提供支持,确保在FusionFabric.cloud FusionStore上的所有应用程序均已通过全面的严格安全测试评估。

  • 2月13日, 2020年
    三星基于新思科技定制设计平台,发布5LPE AMS参考流程

    三星已经采用新思科技定制设计平台,基于Custom Compiler™设计环境,为其采用远紫外(EUV)光刻技术的5纳米早期低功耗(LPE)工艺进行IP设计。新思科技定制设计平台是第一款面向三星5LPE工艺提供AMS参考流程的定制设计解决方案,5LPE AMS参考流程能够帮助提升设计工程师的工作效率,加速针对5G、人工智能、高性能计算和汽车应用的部署。

  • 2月12日, 2020年
    恩智浦、Tier 1、OEM和软件生态系统供应商可在芯片上市前18个月部署虚拟器开发套件

    新思科技近日宣布其支持恩智浦®半导体S32G车辆网络处理器的虚拟器开发套件(VDK)已全面上市。VDK已被恩智浦团队广泛用于开发其S32G赋能软件和固件。VDK是使用虚拟样机作为嵌入式目标的软件开发套件,使Tier 1、OEM和半导体公司能够在硬件上市前数月便开始软件开发、集成和测试,通过回归测试进行灵活和可扩展的部署,提升故障和覆盖率测试,并加速测试周期。

  • 1月17日, 2020年
    此次收购不仅扩大了 DesignWare IP 核组合,还为公司带来了一支经验丰富的研发工程师团队,有助于公司加快物理 IP核的开发

    新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布,公司已签署了一项最终协议,收购加州圣克拉拉公司INVECAS部分IP资产。 有助于拓展新思科技DesignWare逻辑库、通用I/O、嵌入式内存、接口和模拟IP产品组合...

  • 1月17日, 2020年

    新思科技完成对eSilicon部分IP资产的收购。此次收购扩大了新思科技DesignWare®嵌入式存储器IP组合(包含TCAM和多端口存储器编译器)以及接口IP组合(包含高带宽接口HBI IP核)。

每页显示 5102550100